メモリインタリーブは、CPU(中央演算処理装置)からの主記憶(メインメモリ)へのアクセスを高速化する技術です。主記憶を複数のバンク(記憶領域)に分割し、それぞれのバンクが独立してアクセスできるようにすることで、複数のメモリアクセス要求を並列に処理できるようになります。これにより、CPUが待たされる時間を減らし、システム全体の性能を向上させます。
基本情報技術者2009年度 秋期午前問 10
2009年度 秋期 基本情報技術者 午前 問10
難度
標準
メモリインタリーブの説明として、適切なものはどれか。
選択肢
アCPU から主記憶へのアクセスを高速化するために、キャッシュメモリと主記憶との両方に同時にデータを書き込む。
イCPU から主記憶へのアクセスを高速化するために、主記憶内部を複数のバンクに分割し、各バンクを並列にアクセスする。
ウCPU と主記憶のアクセス速度の違いによるボトルネックを解消するために、高速かつ小容量のメモリを配置する。
エパイプライン処理を乱す要因をなくすために、キャッシュメモリを命令用とデータ用の二つに分離する。
解説
結論 → 詳細 → 補足 の 3 層構成
展開閉じる
解説
結論 → 詳細 → 補足 の 3 層構成
選択肢アは、キャッシュメモリ(CPUと主記憶の間に置かれる高速な記憶装置)と主記憶への同時書き込みという誤った説明です。選択肢ウは、キャッシュメモリの役割を説明していますが、メモリインタリーブそのものではありません。選択肢エは、命令キャッシュとデータキャッシュの分離について述べており、これもメモリインタリーブとは異なる概念です。したがって、主記憶を分割して並列アクセスするイがメモリインタリーブの説明として適切です。
この解説は?
この解説は AI 生成です(詳細)
解説テキストは Google Gemini に IPA 公式の問題文・公式解答を入力して生成しました。 人間によるレビューを行ったものと、未レビューのものが混在します。
AI は事実誤認・選択肢の取り違え・最新法令の反映漏れ等を含む可能性があります。 重要な判断は必ず IPA 公式 PDF または最新の参考書でご確認ください。
解説の検証プロセス・誤り報告フローは 運営透明性レポートで公開しています。
分野「コンピュータシステム」の学習ポイント
この問題の理解を「分野全体の力」に広げるための足がかり
- 何が問われるか
- 本問の分野で問われる代表的な知識・用語の整理。
- 学習の進め方
- 正解/誤答の選択肢ごとに「なぜ正しい / なぜ違うのか」を1行ずつ言語化すると定着する。
AI コパイロット
この問題を AI と深掘りする
用語解説・選択肢分析・類題生成をその場で対話。クイズモードでは解答→解説がゼロ遷移。
共有
ショート動画
関連する問題
コンピュータシステム の他の問題
- 基本情報技術者2009年度 秋期 午前 問4産業機器の機器制御に使われるシーケンス制御の説明として、適切なものはどれか。
- 基本情報技術者2009年度 秋期 午前 問9ディジタルカメラの画像データや携帯音楽プレーヤの音楽データの記録媒体として利用されているものはどれか。
- 基本情報技術者2009年度 秋期 午前 問11USBの説明はどれか。
- 基本情報技術者2009年度 秋期 午前 問12図に示すように、データを細分化して複数台の磁気ディスクに格納することを何と呼ぶか。ここで、b0 ~b15はデータがビットごとにデータディスクに格納される順番を示す。
- 基本情報技術者2009年度 秋期 午前 問13500バイトのセクタ8個を1ブロックとして、ブロック単位でファイルの領域を割り当てて管理しているシステムがある。2,000バイト及び 9,000 バイトのファイルを保存するとき、これら二つのファイルに割り当てられるセクタ数の合計は幾らか。ここで、ディレクトリなどの管理情報が占める…